View : 1337 Download: 0

Full metadata record

DC Field Value Language
dc.contributor.author김혜진-
dc.creator김혜진-
dc.date.accessioned2016-08-26T10:08:47Z-
dc.date.available2016-08-26T10:08:47Z-
dc.date.issued2003-
dc.identifier.otherOAK-000000032948-
dc.identifier.urihttps://dspace.ewha.ac.kr/handle/2015.oak/200317-
dc.identifier.urihttp://dcollection.ewha.ac.kr/jsp/common/DcLoOrgPer.jsp?sItemId=000000032948-
dc.description.abstractThis thesis presents the design and implementation of a synchronous MRAM which operates at high speed. Its sensing circuit has very simple structure while providing stable operation. Voltage-controlled transistor switch limits the voltage across the magnetic tunnel junction(MTJ) under 400mV while reading. The circuit layout is small enough to fit into 4-cell pitches that high speed synchronous operation is made possible in MRAMs as in DRAMs or SRAMs. 256bit synchronous MRAM is designed and implemented using 0.35um technology, which can perform reliable read and write operation at 100MHz. The fabricated chip is proven to be functional. ;전자제품의 소형화, 휴대화로 비 휘발성 메모리의 필요성이 증대되고 있는 요즘, MRAM은 비 휘발성이면서도 반 영구적인 수명, low power, high density 등의 장점을 가지고 있어 현재 상용화 가능성이 큰 차세대 메모리로 그 연구가 활발히 진행되고 있다. MRAM의 cell로 사용되는 MTJ는 그 고유 특성상 인가된 전압이 임계전압 이상이 되면 storage cell로서의 기능을 할 수 없게 되는데, 이 때문에 MRAM architecture에는 기존 DRAM이나 SRAM의 sense amplifier 구조를 그대로 사용할 수 없다. 지금까지 이러한 MRAM cell의 특성을 반영한 여러 sensing scheme이 발표 되었으나, 대부분의 경우 sensing circuit의 크기가 크고 복잡해 기존 DRAM이나 SRAM처럼 high speed synchronous operation은 불가능하다. 본 논문에서는 간단한 구조로도 MTJ 양단 전압을 효과적으로 조절할 수 있으면서도 4 cell pitch에 layout이 가능한 sensing scheme을 이용해 high speed에서 page mode로 동작하는 synchronous MRAM의 full ship을 구현해 보았다.-
dc.description.tableofcontents논문개요 = ix Ⅰ. 서론 = 1 Ⅱ. MRAM의 기본 구조와 특성 = 3 A. MRAM cell의 특성 = 3 B. MRAM의 read/write operation = 6 C. MRAM sensing circuit = 7 1. MRAM sensing circuit 설계 시 고려사항 = 7 2. 기존의 MRAM sensing circuit = 7 3. 개선된 sensing scheme = 11 Ⅲ. 256bit synchronous MRAM의 구현 = 14 A. 설계할 chip의 spec = 14 B. Sub blocks = 15 1. Row Path = 15 2. Core = 19 3. I/O path = 23 C. 전체 회로 block = 24 D. Full chip의 구현 = 26 1. Full chip simulation = 26 2. Full chip layout = 31 D. Testing = 34 1. Logic tester를 이용한 테스트 = 34 2. Custom board를 이용한 테스트 = 36 Ⅳ. 결론 = 39 참고 문헌 = 40 Abstract = 42-
dc.formatapplication/pdf-
dc.format.extent1753950 bytes-
dc.languagekor-
dc.publisher이화여자대학교 과학기술대학원-
dc.titleDesign of high performance MRAM circuits for synchronous operation-
dc.typeMaster's Thesis-
dc.format.pageix, 42 p.-
dc.identifier.thesisdegreeMaster-
dc.identifier.major과학기술대학원 정보통신학과-
dc.date.awarded2004. 2-
Appears in Collections:
과학기술대학원 > 정보통신학과 > Theses_Master
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

BROWSE